TY - JOUR AU - Niño Carmona, Cesar Arturo AU - Sánchez-Chero, Manuel Jesús AU - Ortiz Ortiz, Emanuel AU - Sernaque Julca, Juan Carlos AU - Risco Ipanaqué, Cecilia Lizeth PY - 2021/01/13 Y2 - 2024/03/28 TI - Evaluación del rendimiento de las arquitecturas de hardware HPS y HPS+FPGA para un sistema de procesamiento de imágenes JF - Revista de la Universidad del Zulia JA - Revista de la Universidad del Zulia VL - 12 IS - 32 SE - Artículos DO - 10.46925//rdluz.32.22 UR - https://produccioncientificaluz.org/index.php/rluz/article/view/34902 SP - 358-373 AB - El objetivo de este trabajo fue evaluar el rendimiento de las arquitecturas de hardware: Hard Processor System (HPS) y la unión de un HPS con una matriz de compuertas programables o FPGA (HPS + FPGA) para un sistema de procesamiento de imágenes. Se evalúan: el tiempo de ejecución de los algoritmos de procesamiento de imágenes y el consumo de energía. Para una Plataforma SoC se realiza el diseño de hardware en Verilog utilizando los núcleos de video IP del University Program (UP) de Intel - FPGA. Se desarrolla también el software para control y visualización de resultados empleando OpenCV. Se trabajó con imágenes de 320x240 pixeles. Para una aplicación en tiempo real se observó una mejora de 38.8% en el tiempo de ejecución y un consumo 6.85% mayor en la Arquitectura HPS+FPGA respecto a la Arquitectura HPS. La Arquitectura HPS+FPGA supera al HPS y mantiene bajo el consumo de energía.   ER -